登入帳戶  | 訂單查詢  | 購物車/收銀台(0) | 在線留言板  | 付款方式  | 運費計算  | 聯絡我們  | 幫助中心 |  加入書簽
會員登入   新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2024年度TOP分類瀏覽雜誌 臺灣用戶
品種:超過100萬種各類書籍/音像和精品,正品正價,放心網購,悭钱省心 服務:香港台灣澳門海外 送貨:速遞郵局服務站

新書上架簡體書 繁體書
暢銷書架簡體書 繁體書
好書推介簡體書 繁體書

七月出版:大陸書 台灣書
六月出版:大陸書 台灣書
五月出版:大陸書 台灣書
四月出版:大陸書 台灣書
三月出版:大陸書 台灣書
二月出版:大陸書 台灣書
一月出版:大陸書 台灣書
12月出版:大陸書 台灣書
11月出版:大陸書 台灣書
十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書
七月出版:大陸書 台灣書
六月出版:大陸書 台灣書
五月出版:大陸書 台灣書

『簡體書』RISC-V架构DSP处理器设计

書城自編碼: 4132501
分類:簡體書→大陸圖書→工業技術電子/通信
作者: 张志伟
國際書號(ISBN): 9787111764175
出版社: 机械工业出版社
出版日期: 2025-07-01

頁數/字數: /
書度/開本: 16开 釘裝: 平装

售價:HK$ 97.9

我要買

share:

** 我創建的書架 **
未登入.



新書推薦:
财富聚变时代: 发掘逆周期的生存智慧
《 财富聚变时代: 发掘逆周期的生存智慧 》

售價:HK$ 85.8
组合数、递推序列与同余式
《 组合数、递推序列与同余式 》

售價:HK$ 184.8
自由之困:非自由主义如何塑造美国历史
《 自由之困:非自由主义如何塑造美国历史 》

售價:HK$ 107.8
零号琴(日本科幻大师飞浩隆花十年写的长篇代表作!2019年星云奖*佳长篇小说得主!)
《 零号琴(日本科幻大师飞浩隆花十年写的长篇代表作!2019年星云奖*佳长篇小说得主!) 》

售價:HK$ 99.0
鼓楼新悦.创造居场所-(孤独与归宿的社会学)
《 鼓楼新悦.创造居场所-(孤独与归宿的社会学) 》

售價:HK$ 83.6
售前之道:销售工程师手册(第4版)(新时代·营销新理念)
《 售前之道:销售工程师手册(第4版)(新时代·营销新理念) 》

售價:HK$ 108.9
本心与实学——陆象山心学的展开(何俊著作集)
《 本心与实学——陆象山心学的展开(何俊著作集) 》

售價:HK$ 129.8
天地之间:天文分野的历史学研究(增订本)(中华学术·近思)
《 天地之间:天文分野的历史学研究(增订本)(中华学术·近思) 》

售價:HK$ 107.8

編輯推薦:
很多人仅将RISC-V视为替代ARM的“Another ISA”(另一个指令集),这其实并未充分发挥RISC-V允许灵活定制和扩展的优势——针对特定应用场景,任何单位与个人都可以基于RISC-V开发专用芯片,比如中科蓝讯基于RISC-V定制开发的蓝牙耳机芯片每年出货量超过8亿颗。通过与中科蓝讯的技术专家交流,得知他们针对蓝牙耳机这个特定应用场景对RISC-V处理器核进行了从流水线到缓存等一系列的定制与优化。这些优化技术当然是企业的商业秘密,不便于公开。幸运的是张志伟老师撰写的这本书详细讲解了如何基于RISC-V定制与优化一款数字信号处理器(DSP),相信读者能从书中找到充分发挥RISC-V优势的钥匙。 ——包云岗,中科院计算所副所长/研究员,北京开源芯片研究院首席科学家
內容簡介:
本书从指令集定义、运算部件、存储结构、工具链开发等诸多环节,系统全面地介绍RISC-V架构DSP的设计过程,并分享了每个设计环节中的思考、原则和技术选择过程,以及如何充分利用开源成果进行敏捷开发。本书是基于RISC-V架构进行DSP设计工程技术实践的成果,其特点是产品导向,注重技术的可操作性和系统性,并进行了必要的创新。
關於作者:
张志伟博士,中科院自动化所研究员、博导、学术委员会委员,国家专用集成电路设计工程技术研究中心副主任,数字信号处理器团队课题组组长。专注DSP研发近20年,承担工业和信息化部“核高基”专项、中科院A类先导专项、科技部科技创新2030重大项目、国家自主可控重大专项等国家级DSP研发任务10余项,在DSP体系结构、微体系结构、高性能部件设计和物理设计等方面具有深厚技术积累,相关产品已实现规模应用。
目錄
CONTENTS目  录序一序二前言第1章 数字信号处理器简介 11.1 数字信号处理器的发展历程 11.2 数字信号处理器的主要特征 61.2.1 指令集 61.2.2 存储结构 71.2.3 数据格式与算法 71.2.4 运算部件 91.2.5 寻址方式 101.3 数字信号处理器的应用领域 121.4 本章小结 13第2章 RISC-V架构 142.1 RISC-V的发展历程 142.2 RISC-V的优势 152.2.1 技术优势 152.2.2 生态优势 162.2.3 知识产权优势 172.3 RISC-V的主要特征 182.3.1 模块化设计 182.3.2 基础整数指令集 192.3.3 M扩展 232.3.4 F扩展 232.3.5 C扩展 252.3.6 Zifencei扩展 272.3.7 Zicsr扩展 282.3.8 特权架构 292.4 RISC-V开源项目 312.4.1 加州大学伯克利分校 322.4.2 PULP组织 332.4.3 OpenHW组织 332.4.4 lowRISC组织 352.4.5 平头哥 362.4.6 北京开源芯片研究院 372.4.7 印度理工学院马德拉斯分校 372.5 本章小结 38第3章 SpringCore体系结构 393.1 设计目标 393.2 数字信号处理算法 403.3 指令集 423.3.1 支持的数据类型 423.3.2 结构寄存器 433.3.3 控制和状态寄存器 433.3.4 编码概括 443.3.5 指令扩展 453.4 内核结构 473.4.1 取指单元 483.4.2 译码单元 483.4.3 控制单元 483.4.4 执行单元 493.4.5 访存单元 503.4.6 存储空间 513.5 本章小结 51第4章 SpringCore流水线设计 524.1 流水线技术简介 524.2 取指单元 544.2.1 取指单元结构 554.2.2 指令对齐 554.3 译码单元 564.3.1 预译码 574.3.2 基础译码 584.3.3 异常检测 594.3.4 指令发射 604.4 相关检测 614.4.1 数据相关 614.4.2 结构相关 634.4.3 控制相关 664.5 流水线低功耗控制 674.6 循环控制 684.7 控制和状态寄存器 704.8 本章小结 71第5章 访存结构 725.1 存储结构 725.2 存储属性与保护 745.2.1 物理存储属性 755.2.2 安全域 765.2.3 访存保护机制 775.3 访存模块设计 785.3.1 访存功能 785.3.2 访存流水线 815.4 存储一致性 845.4.1 存储一致性定义及意义 845.4.2 存储一致性模型 845.4.3 顺序同步指令及原子指令 865.5 本章小结 87第6章 运算部件 886.1 定点运算部件设计 886.1.1 定点运算部件的结构 896.1.2 超前进位加法器 906.1.3 布什-华莱士树乘法器 936.1.4 乘累加部件 996.1.5 移位器 1006.1.6 基4 SRT除法器 1036.2 浮点运算部件设计 1056.2.1 浮点数据格式 1056.2.2 浮点控制和状态寄存器 1086.2.3 浮点运算部件的结构 1096.2.4 浮点乘加器 1116.2.5 浮点除法和开平方根部件 1166.3 本章小结 121第7章 异常和中断机制 1227.1 异常和中断介绍 1227.2 中断处理机制 1237.2.1 中断类型 1247.2.2 处理器中断控制器 1257.2.3 中断处理机制的流程 1287.3 本章小结 131第8章 调试单元设计 1328.1 JTAG简介 1328.1.1 JTAG背景 1328.1.2 JTAG接口 1338.1.3 TAP控制器 1338.2 调试单元的结构 1358.2.1 调试单元总览 1358.2.2 调试传输模块 1378.2.3 调试模块 1388.2.4 核内调试支持 1448.3 调试处理机制 1458.3.1 调试流程 1458.3.2 复位控制与运行控制 1468.3.3 抽象命令 1478.4 调试功能实现示例 1498.4.1 单步调试 1498.4.2 访问连续存储区域 1508.5 本章小结 151第9章 软件开发环境 1529.1 编译器 1529.1.1 LLVM的工作流程 1539.1.2 LLVM后端的处理流程 1559.1.3 有向无环图 1589.1.4 指令合法化 1629.1.5 调用下降 1639.2 汇编器和反汇编器 1649.2.1 工作过程 1649.2.2 使用方法 1669.3 链接器 1669.3.1 链接器的选择 1679.3.2 链接器松弛 1679.3.3 栈的增长方向 1689.4 模拟器 1689.4.1 模拟器软件架构 1699.4.2 模拟器定制开发 1709.5 调试器 1719.5.1 调试器方案概述 1719.5.2 GDB介绍 1729.5.3 OpenOCD介绍 1729.6 集成开发环境 1739.6.1 软件框架与插件开发 1749.6.2 工程创建与管理 1759.6.3 工具链集成与配置 1759.6.4 调试方案 1769.7 本章小结 177第10章 基于SpringCore的DSP芯片 17810.1 FDM320RV335 17810.2 功能结构 18110.3 引脚说明 18310.4 地址映射 18410.5 低功耗模式 18710.6 原型板卡 18810.7 芯片性能 18910.8 本章小结 191参考文献 192
內容試閱
前  言DSP是数字信号处理器(Digital Signal Processor)的简称,它是一种专门为数字信号处理应用而优化设计的微处理器,因其灵活的可编程性、强实时性的处理能力,以及优异的计算效能等特点,广泛应用在工业控制、新能源、无线通信、电动汽车、轨道交通和智能家电领域,是信息产业的核心处理器。DSP已经有四十多年的发展历史,其技术一直在不断进步,主频、峰值处理能力和存储容量等指标不断提升。美国TI公司是这个领域的领军企业,它引领着DSP技术的发展,面向不同的细分领域推出几大类产品(如C6000、C5000和C2000等),并凭借优异的性能,获得了巨大成功,在国际上占据了DSP的绝大部分市场份额。我国DSP主要依赖进口,国产化率非常低,迫切需要保障自主可控,这带给我们严峻的挑战,同时也给国产DSP产业发展带来前所未有的机遇。DSP结构复杂,设计难度大。研制DSP是一个大工程问题,其难点不在于某个单点技术的突破或者创新,而在于如何把众多技术融合起来,保证功能全部正确、各类指标满足目标应用的需求,涉及应用研究、算法研究、芯片设计、软件设计和系统设计等多个方面,需要大量的资源和时间投入,以及应用领域的支持。由于国外DSP发展较早,提前完成了专利布局,对后来者进入该领域设置了巨大的障碍。RISC-V诞生十余年来,凭借开源、简洁、模块化和可扩展等诸多技术优势迅速发展,引起工业界和学术界的高度关注,被认为有望改变世界芯片格局。当前,RISC-V已经初步建立了良好的产业生态,在芯片设计、工具链开发等方面均具有优秀的开源项目,通过借鉴这些开源项目,可大幅降低处理器设计的技术门槛,提高处理器的开发效率。更重要的是,RISC-V是开源开放的,基于RISC-V架构开发处理器产品,可以避开知识产权的壁垒。虽然RISC-V有以上诸多优势,但本团队在选择它作为DSP发展路线的时候还是经过了再三思考和权衡。这是因为RISC-V本质上是一种CPU架构,与DSP架构存在很大的不同,很难像DSP那样极致地适配数字信号处理应用。以TI的C2000处理器为例,相比RISC架构,它采用了CISC架构,在代码密度、访存效率、计算并行性等方面存在较大的优势,当然由于编码复杂,导致译码电路复杂,从而在主频和功耗等方面存在一定劣势。有两条技术路线摆在我们面前,一条是借鉴TI的C2000 DSP架构,自主定义指令集,独立完成全部的芯片设计和软件开发,这条路线所研发的DSP肯定是最优的,但由此带来的设计挑战和工作量也非常巨大;另外一条路线就是采用RISC-V架构,积极采用其开源技术成果,通过扩展DSP指令和优化微结构,提升DSP的处理性能,以较低的人力和资源投入,在较短的时间内推出DSP产品。充分考虑技术发展趋势、研发投入等诸多因素,以及对RISC-V发展前景的信心后,我们最终选择了基于RISC-V架构开发DSP芯片,结果表明,通过充分的指令集和微结构优化设计,基于RISC-V架构的DSP可以媲美甚至超越国际同类产品。正如前面提到的,研发DSP是一个大工程问题,一款DSP产品是否优异,也不能单凭主频、峰值计算能力或者内部存储容量来衡量,最核心的是需要考量其实时信号链性能、常用数字信号处理算法的处理能力以及工具链的完善程度等多项因素。DSP的设计技术除了大家熟知的流水线、计算部件和存储器设计之外,还包括中断电路、调试器、安全机制以及验证技术等,上述技术对于产品成功也至关重要。本书以SpringCore RISC-V架构DSP内核为例,从指令集定义、运算部件、存储结构、工具链开发等诸多环节,系统全面地介绍RISC-V架构DSP的设计过程,并分享了每个设计环节中的思考、原则和技术选择过程,以及如何充分利用开源成果进行敏捷开发。本书是基于RISC-V架构进行DSP设计工程技术实践的成果,其特点是产品导向,注重技术的可操作性和系统性,并进行了必要的创新,作者希望本书不仅对从事DSP芯片研发的工作者、科研人员有所帮助,对从事RISC-V架构其他类型处理器研发的人员也有参考价值。本书的内容组织如下:第1章为数字信号处理器简介,主要介绍DSP的发展历程、主要特征以及应用领域。第2章为RISC-V架构,主要介绍RISC-V的发展历程、优势、指令集设计以及开源项目情况。第3章为SpringCore体系结构,该章首先介绍了SpringCore的设计目标,进而对SpringCore指令集设计和体系结构设计进行了详细描述。第4章介绍了SpringCore流水线设计,主要从流水线划分、取指单元、译码单元、相关处理、零开销循环和低功耗控制等方面进行了详细介绍。第5章介绍了访存结构,详细介绍了SpringCore的存储结构划分DSP的存储属性与保护、访存模块设计和存储一致性等相关内容。第6章围绕运算部件展开,分别描述了定点运算部件和浮点运算部件,对构成运算部件的加法器、布什-华莱士树乘法器和移位器等均进行了介绍,并详细介绍了浮点除法和开平方根等操作。第7章介绍了异常和中断机制、涵盖了异常和中断的原理、处理器的中断异常处理机制以及RISC-V的中断异常规范等内容。第8章为SpringCore调试单元设计,系统介绍了调试单元的结构,并详细介绍了调试处理机制,最后通过示例进一步详细描述了调试工作过程。第9章全面介绍了软件开发环境,主要包括编译器、汇编器、反汇编器、链接器、模拟器、调试器和集成开发环境等。第10章介绍了基于SpringCore的DSP芯片FDM320RV335,系统介绍了该芯片的功能结构、引脚、地址映射、低功耗模式、原型板卡以及在典型信号处理算法上的性能表现等。本书的编写得到中科院自动化所研究生王伟营、翟擎辰、向远洋、汪越越、徐琛,中科本原邢园园、张余超、高玉鑫、彭轶群、郭允、张钰、张志远、张智也等工程师,以及中科院自动化所肖偌舟副研究员、丁光新副研究员的大力帮助和支持,他们参与了相关章节的编写、制表绘图、文献整理、文档修订、审阅和校对等。本书基于SpringCore内核和FDM320RV335芯片展开,相关数据得到中科本原李阳、洪新红、高青雯、孙石兴、王新刚和薛晓军等相关研发负责人及工程师的支持。在此一并向他们表示衷心感谢。由于作者水平有限,疏漏甚至谬误在所难免,敬请读者不吝赐教。

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 海外用户
megBook.com.hk
Copyright © 2013 - 2025 (香港)大書城有限公司  All Rights Reserved.